網(wǎng)責(zé)任編輯: 深藍(lán)宇 發(fā)表時間:2019-12-27
USB為Universal Serial Bus之簡稱,中文名稱為:通用序列總線,其特性為隨插即用,USB接口適用各種操作系統(tǒng),不需安裝特殊驅(qū)動程序,也不需繁復(fù)的設(shè)備安裝過程,透過USB的接口,您即可馬上存取您的各項資料或驅(qū)動其它硬件,堪稱為目前最佳人性化的使用接口,目前USB接口備廣泛應(yīng)用一般計算機配備中例如鍵盤,鼠標(biāo),軟盤機,數(shù)字相機,CD/DVD-ROM,隨身碟與其它儲存設(shè)備等均可見其身影.USB接口從1.0版本發(fā)展到1.1版本,到現(xiàn)在的2.0版本.速度從原來的15Mbps發(fā)展到了480Mbps.將來的3.0版本更加會10倍于現(xiàn)有速度,因此USB接口將來發(fā)展必定速度更高,應(yīng)用更加廣泛.同時,USB的EMC問題也顯得越來越重要,頻率的越來越高使得產(chǎn)品要滿足EN 55022/GB9254,EN55024/GB17618越來越困難.下面將就USB接口的EFT抗干擾進(jìn)行探討.
一: 按照IEC61000-4-4/GB/T17626.4電快速瞬變脈沖群EFT抗擾度試驗,目的是驗證由切換電感性負(fù)載、繼電器觸點彈跳而引起的各種瞬變騷擾的抗干擾能力。這種試驗是一種耦合到電源線路、控制線路、信號線路上的由許多快速瞬變脈沖組成的脈沖群試驗??焖倜}沖群是由間隔為300ms的連續(xù)脈沖串構(gòu)成,每一個脈沖串持續(xù)15ms,脈沖串由很多單個脈沖的上升沿5ns,持續(xù)時間50ns,重復(fù)頻率5kHz的單個脈沖組成。實驗要點:短上升時間,重復(fù)率,低能量。
二:USB接口的EFT測試, USB接口同時帶有信號線和5Vdc供電線,因此我們?nèi)匀贿x擇用電容耦合夾的干擾注入方式。因為耦合/去耦網(wǎng)絡(luò)中的去耦電容(0.1uF左右),以及去耦電感(>100μH),會使工作信號發(fā)生嚴(yán)重失真,特別是對于USB2.0等高速端口,影響更為嚴(yán)重。從而讓實驗不能如實反映設(shè)備的真實狀態(tài)。但如果是單獨的直流電源線(不含信號線),我們?nèi)耘f可以采用耦合/去耦網(wǎng)絡(luò)來施加干擾。
三:根據(jù)EFT測試原理我們可以知道EFT干擾是過耦合板與受試電纜之間的分布電容進(jìn)入受試電纜,而受試電纜所接收到的脈沖仍然是相對參考接地板來說的。因此,通過耦合夾對受試電纜所施加的干擾是共模性質(zhì)的。電快速脈沖干擾導(dǎo)致設(shè)備失效的機理根據(jù)國外學(xué)者對脈沖群干擾造成設(shè)備失效的機理的研究,單個脈沖的能量較小,不會對設(shè)備造成故障。但脈沖群干擾信號對設(shè)備線路結(jié)電容充電,當(dāng)上面的能量積累到一定程度之后,就可能引起線路(乃至系統(tǒng))的誤動作。因此,線路出錯會有個時間過程,而且會有一定偶然性(不能保證間隔多少時間,線路一定出錯,特別是當(dāng)試驗電壓達(dá)到臨界點附近時)。而且很難判斷究竟是分別施加脈沖,還是一起施加脈沖,設(shè)備更容易失效。也很難下結(jié)論設(shè)備對于正向脈沖和負(fù)向脈沖哪個更為敏感。實踐表明,一臺設(shè)備往往是某一條電纜線,在某一種試驗電壓,對某個極性特別敏感。實驗顯示,信號線要比電源線對電快速脈沖干擾敏感得多。對于USB接口產(chǎn)品來說,由于USB起始幀間隔時間為1ms,與EFT干擾信號頻率成諧波關(guān)系.15個幀很可能在一群15ms的EFT干擾脈沖群中丟失.造成USB連接的丟失.
四:根據(jù)EFT干擾的性質(zhì),對于EFT抗擾的抑制,我們可以知道加入共模濾波器可以很大程度上解決EFT的問題.但是由于共模濾波器一般用于低速信號的電子產(chǎn)品,不過可能考慮到USB的拓?fù)浜托帕罘绞?USB開發(fā)組織并不推薦.除此之外,解決EFT抗擾的方法還可以考慮,1:用TVS進(jìn)行保護(hù),TVS無論是正還是負(fù)干擾,都會通過”橋”的一個控制二極管反應(yīng)在輸出端由TVS進(jìn)行嵌位,而連接”數(shù)據(jù)線”的EFT防護(hù)是由一個控制二極管和TVS串聯(lián)組成,它的響應(yīng)速度極快.極間電容很小,所以是理想的保護(hù)模式。市場上也有這類型成熟的集成產(chǎn)品可供使用.2:對于由于EFT干擾使得產(chǎn)品丟失連接的,還可以考慮通過在軟件上加入看門狗程序來完成USB的軟件插拔過程,使得產(chǎn)品在丟失連接后能自動重新連接上.3:其實大部分EFT問題都是可以通過PCB布線解決的. EFT干擾電流是通過PCB的地層或印制線與參考地之間的寄生電容流動的,其中主要電流會在地層上,因此地層阻抗非常重要,你要處理好地層完整性 ,還有濾過波的信號與沒有濾過波的信號之間要防止串?dāng)_. 如之間插入屏蔽地線等.使用性能較好的USB連接線,外殼接地等等都有助于EFT的抗擾性能,總之,良好的排版可以避免很多EFT的問題.相應(yīng)的布線規(guī)則在USB的官方開發(fā)論壇也有介紹.